E071 – Systementwurf

Modul
Systementwurf
System Design With Programmable Circuits
Modulnummer
E071 [EN_41, EM_41]
Version: 3
Fakultät
Elektrotechnik
Niveau
Bachelor/Diplom
Dauer
1 Semester
Turnus
Wintersemester
Modul­verantwortliche/-r

Prof. Dr.-Ing. Sven Zeisberg
sven.zeisberg(at)htw-dresden.de

Dozierende

Prof. Dr.-Ing. Sven Zeisberg
sven.zeisberg(at)htw-dresden.de


Prof. Dr.-Ing. Jens Schönherr
jens.schoenherr(at)htw-dresden.de

Lehrsprache(n)
Keine Angabe
ECTS-Credits

5.00 Credits

Workload

150 Stunden

Lehrveranstaltungen

3.00 SWS (2.00 SWS Vorlesung | 1.00 SWS Praktikum)

Selbststudienzeit

105.00 Stunden

Prüfungs­vorleistung(en)
Keine Angabe
Prüfungsleistung(en)

Schriftliche Prüfungsleistung
Prüfungsdauer: 90 min | Wichtung: 100 %


Alternative Prüfungsleistung - Laborpraktikum
Wichtung: 0 % | nicht benotet

Lehrform

Vorlesung ergänzt durch Praktikum.

Medienform
Keine Angabe
Lehrinhalte / Gliederung

Grundlagen des Systementwurfs technischer digitaler Systeme.

Entwurf digitaler Systeme mit anwenderprogrammierbaren Schaltkreisen (FPGAs), VHDL Programmierung von einfachen Automaten, Zählern, Integration von existierenden Modulen, HW-SW-Codesign, Test von digitalen Systemen.

Umgang mit der Entwicklungsumgebung der Firma Xilinx und einem HW-Entwicklungs-Kit basierend auf einem FPGA der Spartan-Familie.

Qualifikationsziele

Kenntnisse: Grundlagen des Entwurfs parallel arbeitender digitaler Systeme. Partitionierung von HW-SW-CoDesign-Elementen.

Fertigkeiten: Grundlegender Umgang mit Entwicklungswerkzeugen für parallele digitale Systeme. Programmierugn von FPGA und von µC.

Kompetenzen: Evaluierung und Auswahl von digitalen Systemen und deren Komponenten für den Einsatz in technischen Systemen.

Besondere Zulassungs­voraussetzung(en)
Keine Angabe
Empfohlene Voraussetzungen

Mikroprozessortechnik

Fortsetzungs­möglichkeiten
Keine Angabe
Literatur

Grundlagen des Systementwurfs (Bibliothek der HTW), Hinweise in der Vorlesung.

Aktuelle Lehrressourcen

Ausgewählte Folien in elektronischer Form.

Hinweise
Keine Angabe