E037 – Digitale Schaltungen
Digital Circuits
Version: 1
Prof. Dr.-Ing. Jens Schönherr
jens.schoenherr(at)htw-dresden.de
Prof. Dr.-Ing. Jens Schönherr
jens.schoenherr(at)htw-dresden.de
Deutsch
5.00 Credits
150 Stunden
5.00 SWS (3.00 SWS Vorlesung | 1.00 SWS Übung | 1.00 SWS Praktikum)
75.00 Stunden
Alternative Prüfungsleistung - Laborpraktikum
Wichtung: 0 % | nicht benotet
Schriftliche Prüfungsleistung
Prüfungsdauer: 90 min | Wichtung: 100 %
Vorlesung, Übung, Praktikum
- Funktionsweise von Gattern, Schaltermodell, Repräsentation von Bits
- Aufbau und Funktionsweise von Latches, Flip-Flops und Halbleiterspeicher (RAM, ROM)
- Arten hochintegrierter, digitaler Schaltkreise
- Bestimmung des Zeitverhaltens kombinatorischer und synchroner Schaltungen
- Entwurf von kombinatorischen Schaltungen mit Boolescher Algebra
- Entwurf von sequenziellen Schaltungen mit Automaten (Moore/Mealy)
- Schaltungsbeschreibung und Logiksynthese mit VHDL (Register-Transfer-Ebene)
- Arithmetische Schaltungen (Standard-Schaltungen, EFSMs, Pipelines)
Die Studierenden sind in der Lage, digitale Schaltungen ausgehend von Automaten-Beschreibungen aus Gattern zu entwerfen und zu optimieren.
Sie können Schaltungen in VHDL auf Register-Transfer-Ebene beschreiben, kennen das Prinzip der Logik-Synthese und können VHDL-Schaltungsbeschreibungen auf einem FPGA implementieren.
Außerdem sind sie befähigt, FPGAs oder Mikrocontrollern korrekt mit Peripherieschaltungen zu verbinden.
Teamfähigkeit (Bearbeitung der Praktika in Gruppen zu 2 bis 3 Studenten)
Elektrotechnik 1
Informatik 1
Keine Angabe
Kesel/Bartholomä: Entwurf von digitalen Schaltungen und Systemen mit HDLs und FPGAs: Einführung mit VHDL und SystemC
Kemnitz: Technische Informatik - Band 2: Entwurf digitaler Schaltungen
Reichardt/Schwarz: VHDL-Synthese - Entwurf digitaler Schaltungen und Systeme
Lehmann/Wunder/Selz: Schaltungsdesign mit VHDL
Foliensatz, Übungsaufgaben, Lösungen der Übungen, Praktikumsanleitungen zum Download